<cite id="d9bzp"></cite>
<cite id="d9bzp"><span id="d9bzp"></span></cite>
<cite id="d9bzp"><video id="d9bzp"></video></cite><var id="d9bzp"></var>
<var id="d9bzp"><video id="d9bzp"><thead id="d9bzp"></thead></video></var>
<menuitem id="d9bzp"><video id="d9bzp"></video></menuitem>
<var id="d9bzp"></var><cite id="d9bzp"><video id="d9bzp"></video></cite>
<cite id="d9bzp"></cite>
<var id="d9bzp"></var>
<var id="d9bzp"></var>
<var id="d9bzp"><video id="d9bzp"><thead id="d9bzp"></thead></video></var>

基于FPGA的HDLC通信?榈氖迪

基于FPGA的HDLC通信?榈氖迪
摘要:本文设计了一种基于FPGA的HDLC通信?,并在FPGA上成功实现功能。HDLC(High Level Data Link Control)协议是通信领域中应用最广泛的协议之一,它是面向比特的高级数据链路控制规程,具有差错检测功能强大、高效和同步传输的特点。
HDLC是面向位的,这意味着数据是一位一位地监控的,传输的数据以二进制数据组成,不存在任何特殊的控制代码,但帧中的信息包含了控制和响应命令。HDLC支持全双工传输,在同一时刻,数据在两个方向上传输,导致了较高的吞吐率。HDLC适合于点对点和多点(多路播送或一对多)连接。HDLC的子集被用来向X.25、ISDN和帧中继网提供信令和控制数据链路.
全部设计采用Verilog HDL语言描述,所有?樯杓贫纪ü搜橹。FPGA即现场可编程门阵列,可以反复编程,能够兼顾速度和灵活性,并能多路并行处理,实时性能能够预测和仿真。因其设计简单灵活,易于修改,适合中小批量通信产品的设计。在QuartusⅡ5.1实现多路HDLC电路的设计。
关键词:HDLC; 现场可编程门阵列; Verilog HDL语言; 数据通信
The Design of HDLC Communication
Module Based on FPGA
Abstract:This paper designs a HDLC communication module based on FPGA (Field-programmable gate array), and achieves the function successfully. HDLC(HighLevel Data Link Control) protocol is one of the most widely used protocols in communication field. It has powerful mistake checking ability and high efficiency. It is bit-oriented and of synchronization transmission.
HDLC is bit-oriented, it means data is monitored bit by bit. Data transmitted is in the form of binary system, not any control code special. But the information in the frame includes control and response commands.

基于FPGA的HDLC通信?榈氖迪窒喙赝萍
云南快乐十分哪个好_北京pK怎么玩-湖北快3怎么玩 马戏团老虎跑丢| 工行日赚9.3亿| 台风路径实时发布系统| 奥尼尔| 山东大学| 神医毒妃| 李毅| 左耳| 黄子韬| 官媒发文杨幂诈捐|